Артикул: 1141257

Раздел:Технические дисциплины (87360 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (2025 шт.) >
  Схемотехника (340 шт.)

Название:Проектирование логического устройства контроля качества детали (Лабораторная работа по ОЛУ №1)
Задание: Спроектировать в заданном базисе логическую схему устройства для автоматизации контроля размеров детали, которые могут находиться
1) в поле допуска,
2) быть ниже нижней границы поля допуска или
3) выше верхней границы.
Состояние размеров определяется настроенными на контроль данной детали датчиками с двухуровневыми выходными сигналами.
В зависимости от комбинации сигналов с контролирующих датчиков готовая деталь может быть в одном из трех состояний

Описание:
Подробное решение в WORD - 4 страницы

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.

Похожие задания:

Задача 3
Дано: 4-х разрядный взвешивающий ЦАП; Uоп=10 В; Rос=100 Ом; шаг квантования Sкв=0.5 В/разряд, D1=5(10); D2=9(10).
Определить: Сопротивление резистора R, максимальное выходное напряжение U_(вых макс), выходное напряжение U_вых при значении на входе D_1 и D_2. Нарисовать схему ЦАП.
Задача 2
Составить схему трехразрядного суммирующего счетчика на JK-триггерах с возможностью принудительной предустановки в значение 2(10). Составить временные диаграммы работы счетчика.
Задача №5
Синтез схемы на основе мультиплексора
Разработать схему на основе мультиплексора 8 на 1 (рисунок 5.1), реализующую заданную логическую функцию Y.
Вариант 10

Задача 1
Составить временные диаграммы работы триггера рис. 1.

Задача 3
Дано: Шаг квантования Sкв=1В/разряд; Максимальное входное напряжении Uвх макс=10 В.
Определить: Разрядность АЦП, выходной код АЦП при подаче на вход напряжения U_вх=7.1 В. Перевести значение выходного кода в десятичную и шестнадцатиричную систему счисления.
Задача 2
Составить схему трехразрядного суммирующего счетчика на JK-триггерах с возможностью принудительного сброса. Составить временные диаграммы работы счетчика.
Усилители постоянного тока. Дрейф в усилителях постоянного тока. Дифференциальный усилительный каскадСхема трехразрядного суммирующего счетчика импульсов с последовательным переносом на JK-триггерах с шиной сброса
Задача №2 Минимизация логической функции по методу Квайна
Разработать структурную схему для реализации логической функции y четырех переменных, заданной таблицей 2.1, минимизацию функции проводить по методу Квайна.
Вариант 10

Задача №1 Минимизировать логическую функцию. Метод Карно.
1. Построить СКНФ и СДНФ
2. Построить карту Карно
Разработать структурную схему для реализации частично определенной логической функции y четырех переменных, заданной таблицей 1.1.
Значения функций при неуказанных комбинациях значений аргументов доопределить для получения схемы с минимальных количеством элементов. Минимизацию логической функции проводить по методу карт Карно.
Вариант 10