Артикул: 1168783

Раздел:Технические дисциплины (112280 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (4475 шт.) >
  Схемотехника (964 шт.)

Название или условие:
Нарисовать временные диаграммы работы схемы, показанной на рисунке (триггера)

Изображение предварительного просмотра:

Нарисовать временные диаграммы работы схемы, показанной на рисунке (триггера)

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.
Условия доставки:
Получение файла осуществляется самостоятельно по ссылке, которая генерируется после оплаты. В случае технических сбоев или ошибок можно обратиться к администраторам в чате или на электронную почту и файл будет вам отправлен.
Условия отказа от заказа:
Отказаться возможно в случае несоответсвия полученного файла его описанию на странице заказа.
Возврат денежных средств осуществляется администраторами сайта по заявке в чате или на электронной почте в течении суток.

Похожие задания:

По карте Карно-Вейча записать минимальное логическое выражение Булевой алгебры в виде произведения сумм
Лабораторная работа №4
Исследование микросхем транзисторно-транзисторной логики

Задание 4.1
Исследовать статические характеристики логических микросхем транзисторно-транзисторной логики (ТТЛ).
Задание 4.2
Исследовать динамические характеристики логических микросхем транзисторно-транзисторной логики.
Для выполнения заданий необходимо предварительное изучение принципа действия и характеристик логических микросхем ТТЛ.
Объектом исследований является инвертор ТТЛ, схема которого представлена на рис. 4.1.
Вариант 13

Лабораторная работа №1
Исследование масштабных усилителей по постоянному току

Задание 1.1
Исследовать по постоянному току работу активного элемента масштабного (масштабируемого) усилителя. Построить амплитудные характеристики операционного усилителя для дифференциального и синфазного сигналов.
Задание 1.2
Исследовать по постоянному току работу масштабного усилителя. Построить амплитудные характеристики неинвертирующего и инвертирующего масштабных усилителей при различной нагрузке.
Объектом исследования являются масштабные усилители, собранные на аналоговой микросхеме – операционном усилителе. Схемы масштабных усилителей представлены на рис. 1.1.
Вариант 13

Лабораторная работа №4. Исследование комбинационных логических устройств.
5.3. Ход работы. Уровень B.

Вариант 2

Записать представленное логическое выражение в СДНФ и СКНФ.
Построить временную диаграмму работы триггера:
Задание 2
Записать функцию в СДНФ. Построить структурную схему логического устройства.
Вариант 18

Задание 3
Получить сокращенную формулу (ДНФ) выражения, составить структурную схему. Затем получить минимальную форму и составить структурную схему (для МДНФ).
Вариант 18

Задание 2
Записать функцию в СДНФ. Построить структурную схему логического устройства.
Вариант 9

Задание 2
Записать функцию в СДНФ. Построить структурную схему логического устройства.
Вариант 12