Артикул: 1130873

Раздел:Технические дисциплины (81014 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (1863 шт.) >
  Схемотехника (307 шт.)

Название или условие:
Разработка схемы аналогово-цифрового преобразователя (АЦП)

Описание:
По исходным данным, приведенным в таблицах 1-2, требуется:
1. Выполнить полную схему АЦП, описать его работу, а также работу выбранных
микросхем и устройств, обеспечивающих работу АЦП.
2. Построить временные диаграммы работы АЦП.
3. По исходным данным рассчитать блоки, входящие в вариант задания.
Схема АЦП выбирается студентом самостоятельно.

РАЗДЕЛ 1. Контрольная работа №1. ..................................................................... 3
Задания для выполнения контрольной работы №1. Разработка схемы
аналогово-цифрового преобразователя (АЦП)....... 3
Техническое задание................................................................................................ 4
1 Введение................................................................................................................. 5
2 АЦП с использованием преобразования "напряжение - временной интервал"
с помощью генератора линейно изменяющегося напряжения ........................... 6
3 Генератор тактовых импульсов........................................................................... 7
4 Генератор стабильного тока............................................................................... 11
5 Компаратор сигналов.......................................................................................... 15
6 Конъюнктор (элемент «И») и RS-триггер ........................................................ 15
7 Счётчики импульсов........................................................................................... 16
8 Временные диаграммы АЦП ............................................................................. 18
9 Элементная база .................................................................................................. 19
СПИСОК ИСПОЛЬЗОВАННЫХ ИСТОЧНИКОВ И ЛИТЕРАТУРЫ............. 22
Приложение А ........................................................................................................ 24
Контрольная работа №2. ....................................................................................... 25
Задание для выполнения контрольной работы №2.Разработка схем,
использующих систему фазовой автоподстройки частоты (ФАПЧ).
Детектирование частотного – манипулированных сигналов. ........................... 25
Решение к контрольной работе №2...................................................................... 26
СПИСОК ИСПОЛЬЗОВАННЫХ ИСТОЧНИКОВ И ЛИТЕРАТУРЫ............. 31
Приложение Б......................................................................................................... 32

Изображение предварительного просмотра:

Разработка схемы аналогово-цифрового преобразователя (АЦП)

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.
Условия доставки:
Получение файла осуществляется самостоятельно по ссылке, которая генерируется после оплаты. В случае технических сбоев или ошибок можно обратиться к администраторам в чате или на электронную почту и файл будет вам отправлен.
Условия отказа от заказа:
Отказаться возможно в случае несоответсвия полученного файла его описанию на странице заказа.
Возврат денежных средств осуществляется администраторами сайта по заявке в чате или на электронной почте в течении суток.

Похожие задания:

Задание 3
Получить сокращенную формулу (ДНФ) выражения, составить структурную схему. Затем получить минимальную форму и составить структурную схему (для МДНФ).
Вариант 12

Разработка комбинационного устройства (КУ) по заданной таблице истинности
1.Записать уравнения КУ в виде СДНФ.
2.Минимизировать уравнения до тупикового выражения алгебраическим способом и с помощью карты Карно.
3. Записать тупиковое выражение в базисах И-НЕ и ИЛИ-НЕ.
4.Нарисовать схемы КУ в булевом базисе, в базисе И-НЕ и в базисе ИЛИ-НЕ.
5.Выбрать схему с наименьшим количеством логических элементов.
6. Выбрать тип логического элемента. Дать его схему и основные параметры.
Вариант 10

Задание 5
Получить по карте Карно СДНФ, МДНФ. Получить по карте Карно СКНФ, МКНФ.
Вариант 9

Разработка комбинационного устройства (КУ) по заданной таблице истинности
1.Записать уравнения КУ в виде СДНФ.
2.Минимизировать уравнения до тупикового выражения алгебраическим способом и с помощью карты Карно.
3. Записать тупиковое выражение в базисах И-НЕ и ИЛИ-НЕ.
4.Нарисовать схемы КУ в булевом базисе, в базисе И-НЕ и в базисе ИЛИ-НЕ.
5.Выбрать схему с наименьшим количеством логических элементов.
6. Выбрать тип логического элемента. Дать его схему и основные параметры.
Вариант 5

Задание 2
Записать функцию в СДНФ. Построить структурную схему логического устройства.
Вариант 9

Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 13a
Требуется:
1. синтезировать поэтапно максимально простую схему, удовлетворяющею описанному выше заданию. Схема должна быть реализована в базисе И-НЕ или ИЛИ-НЕ;
2. провести верификацию работоспособности КЦУ в компьютерной среде Multisim в основном базисе и в базисе И-НЕ или ИЛИ-НЕ;
3. выбрать промышленные интегральные схемы для окончательной реализации автомата и рассчитать быстродействие синтезируемого устройства;
4. выполнить чертеж электрической принципиальной схемы в соответствии с ГОСТ для разработки печатной платы;
5. оформить домашнее задание в соответствии с указанными требованиями для представления его преподавателю на проверку.
Вариант 91

Задание 4
Получить сокращенную (КНФ) выражения, составить структурную схему. Затем получить минимальную КНФ и составить структурную схему.
Вариант 9

Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 2a
Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 10a