Артикул: 1117181

Раздел:Технические дисциплины (75218 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (1750 шт.) >
  Схемотехника (270 шт.)

Название:На входы А схемы рис.2 подано число 14 в двоичном коде. На входы В1 подано число 14 в двоичном коде. Какой сигнал будет на вых. 1 и на вых.2

Изображение предварительного просмотра:

На входы А схемы рис.2 подано число 14 в двоичном коде. На входы В<sup>1</sup> подано число 14 в двоичном коде. Какой сигнал будет на вых. 1 и на вых.2

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.

Похожие задания:

Задача №1 Минимизировать логическую функцию. Метод Карно.
1. Построить СКНФ и СДНФ
2. Построить карту Карно
Разработать структурную схему для реализации частично определенной логической функции y четырех переменных, заданной таблицей 1.1.
Значения функций при неуказанных комбинациях значений аргументов доопределить для получения схемы с минимальных количеством элементов. Минимизацию логической функции проводить по методу карт Карно.
Вариант 10

Задача 1
Составить временные диаграммы работы триггера рис. 1.

Задача №2 Минимизация логической функции по методу Квайна
Разработать структурную схему для реализации логической функции y четырех переменных, заданной таблицей 2.1, минимизацию функции проводить по методу Квайна.
Вариант 10

Задача 1
Составить временные диаграммы работы триггера рис. 1.

Задача №5
Синтез схемы на основе мультиплексора
Разработать схему на основе мультиплексора 8 на 1 (рисунок 5.1), реализующую заданную логическую функцию Y.
Вариант 10

Задача 3
Дано: 4-х разрядный взвешивающий ЦАП; Uоп=10 В; Rос=100 Ом; шаг квантования Sкв=0.5 В/разряд, D1=5(10); D2=9(10).
Определить: Сопротивление резистора R, максимальное выходное напряжение U_(вых макс), выходное напряжение U_вых при значении на входе D_1 и D_2. Нарисовать схему ЦАП.
Задача 2
Составить схему трехразрядного суммирующего счетчика на JK-триггерах с возможностью принудительного сброса. Составить временные диаграммы работы счетчика.
Задача 1
Составить временные диаграммы работы триггера рис. 1.

Расчет схемы инвертора с удвоением частоты и диодами вторичного тока для электротехнологии
Для логической схемы рис. 1
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы на Булева функция не равнялась нулю (единице).