Артикул: 1149764

Раздел:Технические дисциплины (95173 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (2612 шт.) >
  Схемотехника (464 шт.)

Название:Минимизация логических функций и их синтез на ИМС
На базе интегральных ТТЛ-микросхем синтезировать принципиальные схемы, реализующие заданную логическую функцию (таблица 1).
Программа работы
1. Минимизировать заданную логическую функцию.
2. Синтезировать схемы, реализующие минимизированную логическую функцию в трех базисах:
а) смешанном базисе;
б) базисе И-НЕ;
в) базисе ИЛИ-НЕ.
3. Для двух синтезированных схем построить сфазированные диаграммы сигналов во всех точках.
4. Реализовать заданную логическую функцию на мультиплексоре «1 из 8». Построить сфазированные диаграммы входных и выходных сигналов.
5. Сделать выводы.
6. Привести список используемой литературы.
Вариант 22

Описание:
Подробное решение в WORD с двумя вариантами минимизации - оба правильные

Изображение предварительного просмотра:

<b>Минимизация логических функций и их синтез на ИМС</b><br />На базе интегральных ТТЛ-микросхем синтезировать принципиальные схемы, реализующие заданную логическую функцию (таблица 1).  <br />Программа работы <br />1. Минимизировать заданную логическую функцию.  <br />2. Синтезировать схемы, реализующие минимизированную логическую функцию в трех базисах:  <br />а) смешанном базисе;  <br />б) базисе И-НЕ;  <br />в) базисе ИЛИ-НЕ.  <br />3. Для двух синтезированных схем построить сфазированные диаграммы сигналов во всех точках.  <br />4. Реализовать заданную логическую функцию на мультиплексоре  «1 из 8». Построить сфазированные диаграммы входных и выходных сигналов.  <br />5. Сделать выводы.  <br />6. Привести список используемой литературы.<br /> <b>Вариант 22</b>

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.

Похожие задания:

Задача 4
Дано: 4-х разрядный лесничный ЦАП; Uоп=10 В; Rос=100 Ом; R=1 кОм; D1=5(10); D2=9(10).
Определить: Максимальное выходное напряжение, шаг квантования, выходное напряжение при значении на входе D1 и D2. Нарисовать схему ЦАП.
Для логической схемы рис. 1
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы на Булева функция не равнялась нулю (единице).

Задача 2
Составить схему трехразрядного суммирующего счетчика на JK-триггерах с возможностью принудительного сброса. Составить временные диаграммы работы счетчика.
Задача №1 Минимизировать логическую функцию. Метод Карно.
1. Построить СКНФ и СДНФ
2. Построить карту Карно
Разработать структурную схему для реализации частично определенной логической функции y четырех переменных, заданной таблицей 1.1.
Значения функций при неуказанных комбинациях значений аргументов доопределить для получения схемы с минимальных количеством элементов. Минимизацию логической функции проводить по методу карт Карно.
Вариант 10

Для логической схемы рис. 1:
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Упростить логическое выражение с помощью карт Карно.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы Булева функция не равнялась нулю (единице).

Для логической схемы рис. 1
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы на Булева функция не равнялась нулю (единице).

Задача 1
Составить временные диаграммы работы триггера рис. 1.

Усилители постоянного тока. Дрейф в усилителях постоянного тока. Дифференциальный усилительный каскад
Для логической схемы рис. 1
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы на Булева функция не равнялась нулю (единице).

Схема трехразрядного суммирующего счетчика импульсов с последовательным переносом на JK-триггерах с шиной сброса