Артикул: 1147594

Раздел:Технические дисциплины (93287 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (2407 шт.) >
  Схемотехника (413 шт.)

Название:Транзисторный усилитель переменного напряжения и источник питания (Курсовая работа Вариант 2)
Исходные данные:
Схема транзисторного усилителя с общим эмиттером.
Амплитуда выходного напряжения Uвых.м=2 В
Сопротивление нагрузки Rн =400 Ом
Частота напряжения нагрузки fн=90 Гц
Напряжение питания усилителя Епит =16 В
Коэффициент частотных искажений Мн =1,2

Описание:
Введение
1. Расчет электронного усилителя напряжения переменного тока. Выбор элементов схемы
1.1 Принцип работы усилителя
1.2 Расчет каскада транзисторного усилителя напряжения для схемы с общим эмиттером
2. Расчет выпрямителя и трансформатора источника питания. Выбор элементов схемы
2.1 Принцип работы однофазного выпрямителя с нулевой точкой
2.2 Расчет однофазного выпрямителя с нулевой точкой на полупроводниковых диодах
3. Схема электрическая принципиальная усилителя с источником питания. Перечень элементов к принципиальной схеме.
Заключение
Список литературы

Всего 32 страницы

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.

Похожие задания:

Задача 1
Составить временные диаграммы работы триггера рис. 1.

Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 9а

Заданы функциональная схема триггера и временная диаграмма сигналов на его входах. Построить соответствующую временную диаграмму выходных сигналов триггера.
Вариант 9

Задача 2
Составить схему трехразрядного суммирующего счетчика на JK-триггерах с возможностью принудительного сброса. Составить временные диаграммы работы счетчика.
Задача 3
Определить тип регистра. Составить временные диаграммы работы регистра рис.1.

Расчет схемы инвертора с удвоением частоты и диодами вторичного тока для электротехнологии
Схема трехразрядного суммирующего счетчика импульсов с последовательным переносом на JK-триггерах с шиной сбросаЗадача 2
Составить схему трехразрядного суммирующего счетчика на JK-триггерах с возможностью принудительной предустановки в значение 2(10). Составить временные диаграммы работы счетчика.
9. Используя необходимое количество любых логических элементов и синхронных D-триггеров с прямым динамическим управлением и инверсными асинхронными установочными входами, синтезировать функциональную схему асинхронного вычитающего счетчика Ксч = 11.Для логической схемы рис. 1
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы на Булева функция не равнялась нулю (единице).