Артикул: 1140603

Раздел:Технические дисциплины (86725 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (2019 шт.) >
  Схемотехника (338 шт.)

Название:Разработка генератора логической последовательности заданной формы (курсовая работа)
В данной курсовой работе требуется заданной цифровой последовательности сформировать логическую схему, которая на выходе реализует данную последовательность.
В данном случае, требуется реализовать логическую последовательность: “ 01110111000100110010 ”

Описание:
Введение 3
1.Исходные данные для курсового проектирования 4
2.Теоретическая часть 5
3.Выбор способа решения 21
4.Реализация логического генератора последовательностей 22
Заключение 24
Литература 25


Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.

Похожие задания:

Задача 4
Дано: 4-х разрядный лесничный ЦАП; Uоп=10 В; Rос=100 Ом; R=1 кОм; D1=5(10); D2=9(10).
Определить: Максимальное выходное напряжение, шаг квантования, выходное напряжение при значении на входе D1 и D2. Нарисовать схему ЦАП.
Для логической схемы рис. 1:
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Упростить логическое выражение с помощью карт Карно.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы Булева функция не равнялась нулю (единице).

Задача 2
Составить схему трехразрядного суммирующего счетчика на JK-триггерах с возможностью принудительного сброса. Составить временные диаграммы работы счетчика.
Задача 3
Дано: 4-х разрядный взвешивающий ЦАП; Uоп=10 В; Rос=100 Ом; шаг квантования Sкв=0.5 В/разряд, D1=5(10); D2=9(10).
Определить: Сопротивление резистора R, максимальное выходное напряжение U_(вых макс), выходное напряжение U_вых при значении на входе D_1 и D_2. Нарисовать схему ЦАП.
Усилители постоянного тока. Дрейф в усилителях постоянного тока. Дифференциальный усилительный каскадСистема управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 9а

Реализовать (составить карту программирования) с помощью условного ПЗУ (рис. 4.2) с организацией 16*4 преобразователь одной тетрады одного кода в другой в соответствии с заданным вариантом.
Вариант 9
Содержание задания: Из 2421 в 5421.

Задача 2
Составить схему трехразрядного вычитающего счетчика с модулем счета 5(10) на JK-триггерах. Составить временные диаграммы работы счетчика.
Заданы функциональная схема триггера и временная диаграмма сигналов на его входах. Построить соответствующую временную диаграмму выходных сигналов триггера.
Вариант 9

Задача 2
Составить схему трехразрядного суммирующего счетчика на JK-триггерах с возможностью принудительного сброса. Составить временные диаграммы работы счетчика.