Артикул: 1126566

Раздел:Технические дисциплины (80188 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (1843 шт.) >
  Схемотехника (296 шт.)

Название:Курсовая работа на тему: "Разработка электронного регулятора температуры"

Описание:
Техническое задание на разработку


Электронный регулятор температуры предназначен для регулирования и поддержания температуры в камере термопечей сопротивления, предназначенных для термообработки металлических изделий различной массы и геометрических размеров.
С целью унификации разрабатываемого устройства, РТ должен комплектоваться силовым коммутатором, с нагрузочной способностью, достаточной для подведения необходимой мощности к нагревательным элементам.
Измерительный модуль регулятора должен иметь возможность комплектоваться несколькими датчиками температуры, для более точного контроля температуры внутри камеры печи.
Индикация действительного значения контролируемой температуры осуществить непосредственно в блоке регулятора.

Содержание
Введение
1 Техническое задание на разработку
2 Разработка структурной схемы
3 Разработка принципиальной схемы
3.1 Датчик температуры
3.2 Дифференциальный (масштабирующий) усилитель
3.3 Сравнивающее устройство
3.4 Преобразователь напряжения в ток с устройством индикации
3.5 Коммутатор переменного тока с устройством согласования
Заключение
Список использованных источников

Всего: 12 страниц

Изображение предварительного просмотра:

Курсовая работа на тему: "Разработка электронного регулятора температуры"

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.

Похожие задания:

Задача 4
Дано: 4-х разрядный лесничный ЦАП; Uоп=10 В; Rос=100 Ом; R=1 кОм; D1=5(10); D2=9(10).
Определить: Максимальное выходное напряжение, шаг квантования, выходное напряжение при значении на входе D1 и D2. Нарисовать схему ЦАП.
Для логической схемы рис. 1
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы на Булева функция не равнялась нулю (единице).

Задача 1
Составить временные диаграммы работы триггера рис. 1.

Задача 3
Дано: Шаг квантования Sкв=1В/разряд; Максимальное входное напряжении Uвх макс=10 В.
Определить: Разрядность АЦП, выходной код АЦП при подаче на вход напряжения U_вх=7.1 В. Перевести значение выходного кода в десятичную и шестнадцатиричную систему счисления.
Заданы функциональная схема триггера и временная диаграмма сигналов на его входах. Построить соответствующую временную диаграмму выходных сигналов триггера.
Вариант 9

Схема трехразрядного суммирующего счетчика импульсов с последовательным переносом на JK-триггерах с шиной сброса
Для логической схемы рис. 1:
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Упростить логическое выражение с помощью карт Карно.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы Булева функция не равнялась нулю (единице).

9. Используя необходимое количество любых логических элементов и синхронных D-триггеров с прямым динамическим управлением и инверсными асинхронными установочными входами, синтезировать функциональную схему асинхронного вычитающего счетчика Ксч = 11.
Для логической схемы рис. 1
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы на Булева функция не равнялась нулю (единице).

Задача 1
Составить временные диаграммы работы триггера рис. 1.