Артикул: 1168058

Раздел:Технические дисциплины (111555 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (4433 шт.) >
  Схемотехника (954 шт.)

Название или условие:
Лабораторная работа №4
Исследование микросхем транзисторно-транзисторной логики

Задание 4.1
Исследовать статические характеристики логических микросхем транзисторно-транзисторной логики (ТТЛ).
Задание 4.2
Исследовать динамические характеристики логических микросхем транзисторно-транзисторной логики.
Для выполнения заданий необходимо предварительное изучение принципа действия и характеристик логических микросхем ТТЛ.
Объектом исследований является инвертор ТТЛ, схема которого представлена на рис. 4.1.
Вариант 13

Описание:
Параметры сопротивлений указаны на рис. 4.1. Диод любой кремниевый, можно использовать один из переходов транзистора. Все транзисторы, кроме VT1, одинаковые, варианты их представлены в таблице 4.1. Транзистор VT1 выбрать типа «$GENERIC_N» и установить ему коэффициент передачи тока BF, равный единице. Номер варианта соответствует номеру студента в списке группы.

Подробное решение в WORD+файл MicroCap

Поисковые тэги: MicroCap

Изображение предварительного просмотра:

<b>Лабораторная работа №4 <br />Исследование микросхем транзисторно-транзисторной логики </b><br /><b>Задание 4.1</b> <br />Исследовать статические характеристики логических микросхем транзисторно-транзисторной логики (ТТЛ). <br /><b>Задание 4.2 </b> <br />Исследовать динамические характеристики логических микросхем транзисторно-транзисторной логики. <br />Для выполнения заданий необходимо предварительное изучение принципа действия и характеристик логических микросхем ТТЛ. <br />Объектом исследований является инвертор ТТЛ, схема которого представлена на рис. 4.1.<br /><b>Вариант 13</b>

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.
Условия доставки:
Получение файла осуществляется самостоятельно по ссылке, которая генерируется после оплаты. В случае технических сбоев или ошибок можно обратиться к администраторам в чате или на электронную почту и файл будет вам отправлен.
Условия отказа от заказа:
Отказаться возможно в случае несоответсвия полученного файла его описанию на странице заказа.
Возврат денежных средств осуществляется администраторами сайта по заявке в чате или на электронной почте в течении суток.

Похожие задания:

Задание 3
Получить сокращенную формулу (ДНФ) выражения, составить структурную схему. Затем получить минимальную форму и составить структурную схему (для МДНФ).
Вариант 12

Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 2a
Задание 4
Получить сокращенную (КНФ) выражения, составить структурную схему. Затем получить минимальную КНФ и составить структурную схему.
Вариант 9

Лабораторная работа №2
Исследование масштабных усилителей по переменному току
Задание 2.1

Исследовать влияние параметров отрицательной обратной связи на частотные характеристики масштабных усилителей. Построить амплитудно-частотные характеристики (АЧХ) инвертирующего масштабного усилителя. Построить АЧХ неинвертирующего масштабного усилителя.
Задание 2.2
Исследовать амплитудно-частотные характеристики неинвертирующего масштабного усилителя при введении конденсаторов в цепь отрицательной обратной связи.
Вариант 13

Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 1a
Задание 4
Получить сокращенную (КНФ) выражения, составить структурную схему. Затем получить минимальную КНФ и составить структурную схему.
Вариант 12

Задание 3
Получить сокращенную формулу (ДНФ) выражения, составить структурную схему. Затем получить минимальную форму и составить структурную схему (для МДНФ).
Вариант 18

Требуется:
1. синтезировать поэтапно максимально простую схему, удовлетворяющею описанному выше заданию. Схема должна быть реализована в базисе И-НЕ или ИЛИ-НЕ;
2. провести верификацию работоспособности КЦУ в компьютерной среде Multisim в основном базисе и в базисе И-НЕ или ИЛИ-НЕ;
3. выбрать промышленные интегральные схемы для окончательной реализации автомата и рассчитать быстродействие синтезируемого устройства;
4. выполнить чертеж электрической принципиальной схемы в соответствии с ГОСТ для разработки печатной платы;
5. оформить домашнее задание в соответствии с указанными требованиями для представления его преподавателю на проверку.
Вариант 79

Задание 3
Получить сокращенную формулу (ДНФ) выражения, составить структурную схему. Затем получить минимальную форму и составить структурную схему (для МДНФ).
Вариант 9

Требуется:
1. синтезировать поэтапно максимально простую схему, удовлетворяющею описанному выше заданию. Схема должна быть реализована в базисе И-НЕ или ИЛИ-НЕ;
2. провести верификацию работоспособности КЦУ в компьютерной среде Multisim в основном базисе и в базисе И-НЕ или ИЛИ-НЕ;
3. выбрать промышленные интегральные схемы для окончательной реализации автомата и рассчитать быстродействие синтезируемого устройства;
4. выполнить чертеж электрической принципиальной схемы в соответствии с ГОСТ для разработки печатной платы;
5. оформить домашнее задание в соответствии с указанными требованиями для представления его преподавателю на проверку.
Вариант 91