Артикул: 1164769

Раздел:Технические дисциплины (108272 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (4121 шт.) >
  Схемотехника (849 шт.)

Название или условие:
3. В соответствии с вариантом составить таблицу истинности для дискретного комбинационного цифрового устройства (ДКЦУ)
4. В соответствии с вариантом разработать первоначальную схему дискретного комбинационного цифрового устройства (ДКЦУ) из стандартных логических элементов: НЕ, И, ИЛИ.
5. Воспользоваться картой Карно и минимизировать выходную функцию ДКЦУ, то есть получить её в виде минимизированной дизъюнктивной нормальной формы (МДНФ).
6. В соответствии со структурным уравнением МДНФ выходных функций ДКЦУ составить из тех же логических элементов новую схему устройства с минимальным количеством логических элементов.
7. Полученную схему перевести в базис И-НЕ для нечетных вариантов, а для четных вариантов в базис ИЛИ-НЕ, с представлением полученной схемы.
Вариант 47

Описание:
Подробное решение - скан рукописи

Поисковые тэги: Карты Карно

Изображение предварительного просмотра:

3. В соответствии с вариантом составить таблицу истинности для дискретного комбинационного цифрового устройства (ДКЦУ) <br />4. В соответствии с вариантом разработать первоначальную схему дискретного комбинационного цифрового устройства (ДКЦУ) из стандартных логических элементов: НЕ, И, ИЛИ. <br />5. Воспользоваться картой Карно и минимизировать выходную функцию ДКЦУ, то есть получить её в виде минимизированной дизъюнктивной нормальной формы (МДНФ). <br />6. В соответствии со структурным уравнением МДНФ выходных функций ДКЦУ составить из тех же логических элементов новую схему устройства с минимальным количеством логических элементов.  <br />7. Полученную схему перевести в базис И-НЕ для нечетных вариантов, а для четных вариантов в базис ИЛИ-НЕ, с представлением полученной схемы. <br /><b>Вариант 47</b>

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.
Условия доставки:
Получение файла осуществляется самостоятельно по ссылке, которая генерируется после оплаты. В случае технических сбоев или ошибок мозно обратиться к администраторам в чате или на электронную почту и файл будет вам отправлен.
Условия отказа от заказа:
Отказаться возможно в случае несоответсвия поулченного файла его описанию на странице заказа.
Возврат денежных средств осуществляется администраторами сайта по заявке в чате или на электронной почте в течении суток.

Похожие задания:

Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 1a

Задача 53. Составить схему мультиплексора для передачи информации от трех источников по одной линии.
Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 12a

Задача 52. Составить схему дешифратора для перевода из двоичного кода в восьмеричный.
Расчет бестрансформаторного усилителя мощности с двухполярным питанием
Задание Рассчитать двухполярный усилитель мощности с импульсным стабилизатором напряжения 55 С8:
Выходная мощность Рвых=55 Вт;
Сопротивление нагрузки Rн=8 Ом.

Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 3a

Задача 46. Составить функциональную схему устройства на логических элементах, реализующего функцию: а) F1 = ¯(X_1 ) + X₂ + ¯(X_3 ); б) F2 = Х₁Х₂ + Х₃.
Задача 52. Составить схему дешифратора для перевода из двоичного кода в восьмеричный.
Курсовая работа по дисциплине: «Цифровая микроэлектроника»
на тему: «МАЖОРИТАРНАЯ СХЕМА 3 ИЗ 5 С УПРАВЛЕНИЕМ»

Используя интегральные схемы серии 1533 спроектировать мажоритарную схему 3 из 5 с управлением:
В зависимости от комбинации на управляющих входах на выход должен проходить сигнал с одного из 5 информационных входов, либо мажорированный сигнал. Выполнение задания осуществляется 2 способами: проектирование наименьше схемы в логическом базисе 2И-НЕ, т.е. такой схемы, в которой будет наименьшее число логических элементов базиса; и проектирование схемы с минимальным числом элементов серии, т.е. схемы с наименьшим числом микросхем.
Для каждого из способов привести:
1. Функциональную схему или УГО;
2. Таблицу истинности;
3. Решение задачи оптимизации (карты Карно или аналитические зависимости);
4. Две принципиальные схемы, временные диаграммы, смоделированные в САПР «Quartus II»;
5. Две принципиальные электрические схемы по ЕСКД;
6. Перечни элементов;
7. Схему размещения элементов на печатной плате.

Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 8a