Артикул: 1153828

Раздел:Технические дисциплины (98173 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (2864 шт.) >
  Схемотехника (519 шт.)

Название:Цифровые интегральные микросхемы.
(Ответ на теоретический вопрос экзамена - 1 страница)

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.

Похожие задания:

Расчет схемы инвертора с удвоением частоты и диодами вторичного тока для электротехнологии
Схема трехразрядного суммирующего счетчика импульсов с последовательным переносом на JK-триггерах с шиной сброса
Задача №1 Минимизировать логическую функцию. Метод Карно.
1. Построить СКНФ и СДНФ
2. Построить карту Карно
Разработать структурную схему для реализации частично определенной логической функции y четырех переменных, заданной таблицей 1.1.
Значения функций при неуказанных комбинациях значений аргументов доопределить для получения схемы с минимальных количеством элементов. Минимизацию логической функции проводить по методу карт Карно.
Вариант 10

Задача 3
Дано: 4-х разрядный взвешивающий ЦАП; Uоп=10 В; Rос=100 Ом; шаг квантования Sкв=0.5 В/разряд, D1=5(10); D2=9(10).
Определить: Сопротивление резистора R, максимальное выходное напряжение Uвых макс, выходное напряжение Uвых при значении на входе D1 и D2. Нарисовать схему ЦАП.
Для логической схемы рис. 1
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы на Булева функция не равнялась нулю (единице).

Задача 3
Дано: Шаг квантования Sкв=1В/разряд; Максимальное входное напряжении Uвх макс=10 В.
Определить: Разрядность АЦП, выходной код АЦП при подаче на вход напряжения U_вх=7.1 В. Перевести значение выходного кода в десятичную и шестнадцатиричную систему счисления.
Задача 2
Составить схему трехразрядного суммирующего счетчика на JK-триггерах с возможностью принудительной предустановки в значение 2(10). Составить временные диаграммы работы счетчика.
Задача №2 Минимизация логической функции по методу Квайна
Разработать структурную схему для реализации логической функции y четырех переменных, заданной таблицей 2.1, минимизацию функции проводить по методу Квайна.
Вариант 10

Для логической схемы рис. 1
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы на Булева функция не равнялась нулю (единице).

Усилители постоянного тока. Дрейф в усилителях постоянного тока. Дифференциальный усилительный каскад