Артикул: 1148721

Раздел:Технические дисциплины (94236 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (2518 шт.) >
  Схемотехника (441 шт.)

Название:Линейный усилитель низкой частоты (Курсовая работа)
Выходная мощность - 35 Вт
Сопротивление нагрузки 8 Ом
Коэффициент гармоник 0.1%
Диапазон рабочих частот 80-12000 Гц
Частотные искажения Mн=Mв=3 дБ
ЭДС источника сигнала 0.2 В
Сопротивление источника сигнала 5000 Ом

Описание:
Введение 4
1. Расчет функциональной схемы усилителя 5
1.1 Выбор схемы связи с нагрузкой 5
1.2 Выбор режима работы и схемы оконечного каскада 5
1.3 Выбор типа транзистора 5
1.4 Ориентировочный расчет мощного каскада в режиме В 7
1.5 Оценка нелинейных искажений 7
1.6 Обоснование применения, расчет глубины и выбор схемы
обратной связи 8
1.7 Ориентировочный расчет предконечного каскада и каскадов
предварительного усиления 8
1.8 Построение цепей питания усилителя 11
1.9 Распределение частотных искажений между каскадами и цепями
усилителя 11
2. Расчет принципиальной схемы 13
2.1 Расчет каскада мощного усиления 13
2.2 Расчет нелинейных искажений 18
2.3 Расчет цепи смещения 22
2.4 Расчет входных данных 23
2.5 Расчет емкостей конденсаторов 23
2.6 Расчет второго резистивного каскада 24
2.7 Расчет первого резистивного каскада 26
2.8 Расчет емкостей конденсаторов 27
2.9 Расчет развязывающих фильтров питания 28
2.10 Расчет элементов цепи обратной связи 29
3. Схема электрическая принципиальная 31
4. Перечень элементов 32
Список используемой литературы 34

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.

Похожие задания:

9. Используя необходимое количество любых логических элементов и синхронных D-триггеров с прямым динамическим управлением и инверсными асинхронными установочными входами, синтезировать функциональную схему асинхронного вычитающего счетчика Ксч = 11.Задача 2
Составить схему трехразрядного суммирующего счетчика на JK-триггерах с возможностью принудительного сброса. Составить временные диаграммы работы счетчика.
Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 9а

Усилители постоянного тока. Дрейф в усилителях постоянного тока. Дифференциальный усилительный каскад
Заданы функциональная схема триггера и временная диаграмма сигналов на его входах. Построить соответствующую временную диаграмму выходных сигналов триггера.
Вариант 9

Задача 2
Составить схему четырехразрядного вычитающего счетчика на JK-триггерах с возможностью принудительной предустановки в значение 12(10). Составить временные диаграммы работы счетчика.
9. С использованием необходимого количества корпусов микросхем К155ИР15 (рис. 3.2) построить принципиальную схему устройства, функциональная схема которого приведена на рис. 3.3.
Задача 1
Составить временные диаграммы работы триггера рис. 1.

Для логической схемы рис. 1
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы на Булева функция не равнялась нулю (единице).

Задача 1
Составить временные диаграммы работы триггера рис. 1.