Артикул: 1141336

Раздел:Технические дисциплины (87424 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (2029 шт.) >
  Схемотехника (343 шт.)

Название:Разработка схемы усилителя мощности низкой частоты (Вариант 3)
Сопротивление нагрузки Rн = 8 Ом
Номинальная выходная мощность Pвых = 150 Вт

Описание:
В ходе выполнения курсовой работы была разработана схема усилителя мощности низкой частоты. Был выполнен расчет всех режимов и номиналов схемы. Подобраны транзисторы силового каскада, каскада усилителя напряжения, входного каскада.

Всего 15 страниц

Изображение предварительного просмотра:

Разработка схемы усилителя мощности низкой частоты (<b>Вариант 3</b>)<br />Сопротивление нагрузки Rн = 8 Ом<br />Номинальная выходная мощность Pвых = 150 Вт

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.

Похожие задания:

Задача 2
Составить схему четырехразрядного вычитающего счетчика на JK-триггерах с возможностью принудительной предустановки в значение 12(10). Составить временные диаграммы работы счетчика.
9. Используя требуемое количество БИС ОЗУ КР537РУ3А синтезировать принципиальную схему накопителя модуля ОЗУ с емкостью 16384*8
Задача 1
Составить временные диаграммы работы триггера рис. 1.

Расчет схемы инвертора с удвоением частоты и диодами вторичного тока для электротехнологии
Задача 3
Дано: Шаг квантования Sкв=1В/разряд; Максимальное входное напряжении Uвх макс=10 В.
Определить: Разрядность АЦП, выходной код АЦП при подаче на вход напряжения U_вх=7.1 В. Перевести значение выходного кода в десятичную и шестнадцатиричную систему счисления.
Для логической схемы рис. 1:
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Упростить логическое выражение с помощью карт Карно.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы Булева функция не равнялась нулю (единице).

Для логической схемы рис. 1
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы на Булева функция не равнялась нулю (единице).

Задача 1
Составить временные диаграммы работы триггера рис. 1.

Задача 3
Дано: 8-ми разрядный АЦП. Диапазон напряжений от 0 В до 14 В. Определить: Шаг квантования Sкв, выходной код АЦП при подаче на вход напряжения Uвх=3.6 В. Перевести значение выходного кода в десятичную и шестнадцатиричную систему счисления.
Для логической схемы рис. 1
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы на Булева функция не равнялась нулю (единице).