Артикул: 1114716

Раздел:Технические дисциплины (72635 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (1704 шт.) >
  Схемотехника (254 шт.)

Название или условие:
Разработка синтезатора последовательности значений сигналов с параметрами К≤60, T=120нс, W≤1150мВт
Вариант задания: 6.4.1
Курсовой проект по дисциплине «Схемотехника ЭВМ»

Описание:
1. Техническое задание
Разработать генератор чисел, формирующий при поступлении на его вход каждых N входных импульсов синхронизации на выходах Zi последовательность значений сигналов, приведенных в табл. 1.
Генератор чисел должен обеспечивать:
- мощность, потребляемая от источника питания не превышающую
1150 мВт. Напряжение источника питания +5V ± 10%;
-использование в составе схемы микросхем и вспомогательных электрорадиоэлементов (разъемов, резисторов, конденсаторов) в количестве, не превышающем 60 шт.
Электрическая схема должна обеспечивать конструктивное выполнение модуля в виде ТЭЗ, на который сигналы питания, сигналы синхронизации (С) и начального сброса (R) поступают через разъем. Через этот же разъем осуществляется снятие выходных сигналов (Z1, Z2, Z3, Z4, Z5, Z6, Z7, Z8, Z9, Z10) с генератора чисел.
Максимальная длительность периода следования сигналов синхронизации (Т) равна 120 нс. Длительность сигналов синхронизации равна Т/2. В случае использования в качестве критерия оптимизации быстродействия, должно быть минимизировано значение Т, при котором схема сохраняет работоспособность. При расчете длительности сигналов считать минимальную задержку микросхем равной нулю. Длительность выходных сигналов Г.Ч. (t вых.) должна быть не меньше 5 нс.
Сигнал (R) имеет отрицательную полярность и длительность более Т и менее 1.5 Т. В результате воздействия сигнала (R) генератор чисел должен установиться в исходное состояние и сформировать на своих выходах первое число из заданной последовательности.
Входные сигналы режима работы могут менять свое значение только в момент установки в ноль сигнала (R).
Для обеспечения высокой помехоустойчивости генератора чисел на цепи питания должны быть установлены высокочастотные фильтрующие конденсаторы из расчета по одному на каждый корпус микросхемы. Кроме этого, должен быть установлен один электролитический конденсатор.
Логический уровень входных и выходных сигналов Г. Ч. должен быть стандартным для ТТЛШ - микросхем.

Нагрузка по току со стороны Г. Ч. на источники входных сигналов не должна превышать IiH = 30 мкА, IiL = 1 мА, а нагрузочная способность по току выходов Г. Ч. должна быть не менее IoH=0.8мА, IoL=16 мА
Для построения схемы Г. Ч. допустимо использование только микросхем, принадлежащих к серии микросхем К1533.
В качестве критерия оптимизации выступает минимум аппаратных затрат(при равенстве по этому критерию выбрать схему с минимальной потребляемой мощностью);

Пояснительная записка - 111 страниц (расчеты+приложения)

Изображение предварительного просмотра:

Разработка синтезатора последовательности значений сигналов с параметрами К≤60, T=120нс, W≤1150мВт <br />Вариант задания: 6.4.1<br />Курсовой проект по дисциплине «Схемотехника ЭВМ»

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.
Условия доставки:
Получение файла осуществляется самостоятельно по ссылке, которая генерируется после оплаты. В случае технических сбоев или ошибок мозно обратиться к администраторам в чате или на электронную почту и файл будет вам отправлен.
Условия отказа от заказа:
Отказаться возможно в случае несоответсвия поулченного файла его описанию на странице заказа.
Возврат денежных средств осуществляется администраторами сайта по заявке в чате или на электронной почте в течении суток.

Похожие задания:

Для приведенной ниже схемы записать и минимизировать реализуемую функцию
Вариант 2

5. Мультивибратор на биполярных транзисторах
Рассчитайте схему мультивибратора на биполярных транзисторах с параметрами β≥100, fг>100 МГц, Iкmax=100 мА с заданной частотой и отношением длительности импульса и паузы. Напряжение питания схемы E=5 B.
Определите время фронта импульса tф на каждом выходе мультивибратора.
Вариант 3

Вариант 1
1) Составить таблицу истинности следующей схемы.

Вариант 13
Для приведенной ниже схемы записать и минимизировать реализуемую функцию.

Вариант 9
Задача 51.
Составить схему шифратора для преобразования числа из восьмеричного кода в двоичный.
ЛИНЕЙНЫЙ ОДНОКАСКАДНЫЙ УСИЛИТЕЛЬ СИГНАЛА ЗВУКОВОЙ ЧАСТОТЫ (Курсовая работа)
Усилитель постоянного тока (Курсовая работа)
ВАРИАНТ 11
Разработанный усилитель постоянного тока имеет следующие характеристики:
– входное напряжение источника питания – 220 В;
– частота источника питания – 50 Гц;
– диапазон изменения входного сигнала − 0..20 мВ;
– выходной сигнал – 1 В;
– частотный диапазон – 0…300 Гц;
– сопротивление нагрузки − 50 Ом;
– коэффициент усиления – 50
Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 14г

Составить таблицу истинности для логического устройства. По таблице истинности представить логическую функцию устройства в совершенной дизъюнктивной нормальной форме (СДНФ).
Вариант 11
1) На вход комбинационного устройства подают сигналы А и В. Составить таблицу истинности и построить временные диаграммы для выходного функции F, если