Артикул: 1114716

Раздел:Технические дисциплины (72635 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (1704 шт.) >
  Схемотехника (254 шт.)

Название или условие:
Разработка синтезатора последовательности значений сигналов с параметрами К≤60, T=120нс, W≤1150мВт
Вариант задания: 6.4.1
Курсовой проект по дисциплине «Схемотехника ЭВМ»

Описание:
1. Техническое задание
Разработать генератор чисел, формирующий при поступлении на его вход каждых N входных импульсов синхронизации на выходах Zi последовательность значений сигналов, приведенных в табл. 1.
Генератор чисел должен обеспечивать:
- мощность, потребляемая от источника питания не превышающую
1150 мВт. Напряжение источника питания +5V ± 10%;
-использование в составе схемы микросхем и вспомогательных электрорадиоэлементов (разъемов, резисторов, конденсаторов) в количестве, не превышающем 60 шт.
Электрическая схема должна обеспечивать конструктивное выполнение модуля в виде ТЭЗ, на который сигналы питания, сигналы синхронизации (С) и начального сброса (R) поступают через разъем. Через этот же разъем осуществляется снятие выходных сигналов (Z1, Z2, Z3, Z4, Z5, Z6, Z7, Z8, Z9, Z10) с генератора чисел.
Максимальная длительность периода следования сигналов синхронизации (Т) равна 120 нс. Длительность сигналов синхронизации равна Т/2. В случае использования в качестве критерия оптимизации быстродействия, должно быть минимизировано значение Т, при котором схема сохраняет работоспособность. При расчете длительности сигналов считать минимальную задержку микросхем равной нулю. Длительность выходных сигналов Г.Ч. (t вых.) должна быть не меньше 5 нс.
Сигнал (R) имеет отрицательную полярность и длительность более Т и менее 1.5 Т. В результате воздействия сигнала (R) генератор чисел должен установиться в исходное состояние и сформировать на своих выходах первое число из заданной последовательности.
Входные сигналы режима работы могут менять свое значение только в момент установки в ноль сигнала (R).
Для обеспечения высокой помехоустойчивости генератора чисел на цепи питания должны быть установлены высокочастотные фильтрующие конденсаторы из расчета по одному на каждый корпус микросхемы. Кроме этого, должен быть установлен один электролитический конденсатор.
Логический уровень входных и выходных сигналов Г. Ч. должен быть стандартным для ТТЛШ - микросхем.

Нагрузка по току со стороны Г. Ч. на источники входных сигналов не должна превышать IiH = 30 мкА, IiL = 1 мА, а нагрузочная способность по току выходов Г. Ч. должна быть не менее IoH=0.8мА, IoL=16 мА
Для построения схемы Г. Ч. допустимо использование только микросхем, принадлежащих к серии микросхем К1533.
В качестве критерия оптимизации выступает минимум аппаратных затрат(при равенстве по этому критерию выбрать схему с минимальной потребляемой мощностью);

Пояснительная записка - 111 страниц (расчеты+приложения)

Изображение предварительного просмотра:

Разработка синтезатора последовательности значений сигналов с параметрами К≤60, T=120нс, W≤1150мВт <br />Вариант задания: 6.4.1<br />Курсовой проект по дисциплине «Схемотехника ЭВМ»

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.
Условия доставки:
Получение файла осуществляется самостоятельно по ссылке, которая генерируется после оплаты. В случае технических сбоев или ошибок мозно обратиться к администраторам в чате или на электронную почту и файл будет вам отправлен.
Условия отказа от заказа:
Отказаться возможно в случае несоответсвия поулченного файла его описанию на странице заказа.
Возврат денежных средств осуществляется администраторами сайта по заявке в чате или на электронной почте в течении суток.

Похожие задания:

Домашнее задание № 2
по курсу « Электротехника и электроника » на тему
«Проектирование узлов цифровой электронной техники»
Цель работы: освоение методов синтеза сложного логического устройства с использованием различных способов минимизации, применяя для этого различные логические элементы и схемы.
Вариант № 6

Лабораторная работа №7
Шифраторы, дешифраторы, мультиплексоры

Цель: исследовать работу дешифратора и шифратора.
Оборудование: ПК, программа схематического моделирования CircuitMaker

1. На входы T-триггера подается последовательность импульсов T: 0101010110. Напишите последовательности выходных сигналов на триггере (в начальный момент времени на Q будет ноль) для случаев: 1) Т-триггер на базе RS-триггера; 2) Т-триггер на базе JK-триггера. Дайте временные диаграммы.Задача 3.14
Назовите и поясните логическую операцию, выполняемую согласно схеме, изображенной на рисунке 14. Приведите таблицу и поясните принцип работы данного логического элемента.

Задача 1
Для логической схемы рис. 1:
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы Булева функция не равнялась нулю (единице).
Вариант 10

Вариант 14
Задача 3 Составить схему трехразрядного вычитающего счетчика на T-триггерах с возможностью принудительного сброса. Составить временные диаграммы работы счетчика.
Домашнее задание № 2
по курсу « Электротехника и электроника » на тему
«Проектирование узлов цифровой электронной техники»
Цель работы: освоение методов синтеза сложного логического устройства с использованием различных способов минимизации, применяя для этого различные логические элементы и схемы.
Вариант № 29

2. Коэффициент усиления усилителя с последовательной отрицательной обратной связью составляет Kос = 45. Определить коэффициент усиления усилителя после цепи ОС, если коэффициент передачи цепи обратной связи β=0.02 (10%)
Задача 1
Для логической схемы рис. 1:
1) Составить логическую функцию методом индексации входов и выходов вентилей.
2) Составить таблицу истинности.
3) Составить логическую функцию по СДНФ или СКНФ.
4) Выходной двоичный код по таблице истинности перевести в восьмиричную, шестнадцатиричную и десятичную форму. Десятичное число перевести в двоичную форму.
5) Упростить логическое выражение с помощью карт Карно.
6) По минимизированной логической функции составить логическую схему. Составить унифицированную логическую схему.
Если в схеме при любом варианте входного воздействия на выходе формируется логическая единица или логический ноль, то внести в схему минимальное количество изменений, чтобы Булева функция не равнялась нулю (единице).

Составить принципиальную схему устройства, которое при получении на входе чисел 3,5,6,7 (в двоичном коде) сформирует на выходе логический «0», а при 0,1,2,4 – логическую «1».