Артикул: 1114844

Раздел:Технические дисциплины (72732 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (1712 шт.) >
  Схемотехника (255 шт.)

Название или условие:
Проектирование процессора ЭВМ (курсовая работа)

Описание:
Задание
Емкость оперативной памяти Eоп = 1024 Кбайт;
Длина слова оперативной памяти lоп = 2 байта.
Разработать функциональную микропрограмму команды BC (код 47).
Коды команд: 95,31,70
Емкость ОП, Кбайт – 1024
Длина слова ОП – 2 байта
Тип управляющего автомата – Мура
Серия применяемых микросхем – 1561 (КМОП-микросхемы)



Введение………………………………………………………………………...3
Задание…………………………………………………………………….........3
Форматы данных………………………………………………………….........4
Способы адресации…………………………………………………………….4
Базовая структура ЭВМ………………………………………………………..7
Выборка команды из ОП……………………………………………………...12
Заключение…………………………………………………………………….15
Литература……………………………………………………………………..16

Пояснительная записка + 2 файла Компаса

Изображение предварительного просмотра:

Проектирование процессора ЭВМ (курсовая работа)

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.
Условия доставки:
Получение файла осуществляется самостоятельно по ссылке, которая генерируется после оплаты. В случае технических сбоев или ошибок мозно обратиться к администраторам в чате или на электронную почту и файл будет вам отправлен.
Условия отказа от заказа:
Отказаться возможно в случае несоответсвия поулченного файла его описанию на странице заказа.
Возврат денежных средств осуществляется администраторами сайта по заявке в чате или на электронной почте в течении суток.

Похожие задания:

5. Мультивибратор на биполярных транзисторах
Рассчитайте схему мультивибратора на биполярных транзисторах с параметрами β≥100, fг>100 МГц, Iкmax=100 мА с заданной частотой и отношением длительности импульса и паузы. Напряжение питания схемы E=5 B.
Определите время фронта импульса tф на каждом выходе мультивибратора.
Вариант 3

Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 5г

ЛИНЕЙНЫЙ ОДНОКАСКАДНЫЙ УСИЛИТЕЛЬ СИГНАЛА ЗВУКОВОЙ ЧАСТОТЫ (Курсовая работа)
2) Построить временные диаграммы сигналов Q1, Q2, Q3 приведенной ниже схемы на D- триггерах для шести тактов при подаче на его вход двоичного кода 1001. Исходные состояния триггеров - нулевые.
Вариант 32

Лабораторная работа № 6
ИССЛЕДОВАНИЕ РАБОТЫ АРИФМЕТИКО-ЛОГИЧЕСКОГО УСТРОЙСТВА

Цель работы: изучить работу 4-разрядного и 16-разрядного АЛУ.
Оборудование: Персональный компьютер, система схемотехнического моделирования CircuitMaker 2000.

Вариант 11
1) На вход комбинационного устройства подают сигналы А и В. Составить таблицу истинности и построить временные диаграммы для выходного функции F, если

1. Составить схему цифрового устройства.
2. Указать таблицу истинности полученного устройства.
3. Записать систему логических уравнений, описывающих выходные значения логического устройства.
4. Провести математическое моделирование цифрового устройства и показать результаты работы при различных цифровых входных сигналах.
Вариант 3 – матричный дешифратор из 3 в 8
Вариант 1
1) Составить таблицу истинности следующей схемы.

Вариант 13
Для приведенной ниже схемы записать и минимизировать реализуемую функцию.

Определите типы логических элементов. Приведите таблицы истинности.