Артикул: 1114180

Раздел:Технические дисциплины (72195 шт.) >
  Электроника (в т.ч. микроэлектроника и схемотехника) (1694 шт.) >
  Схемотехника (253 шт.)

Название или условие:
Разработка специализированного цифрового функционального узла (Курсовой проект по дисциплине: «Схемотехника ЭВМ», вариант 0.0.2)

Описание:
Техническое задание
Разработать распределитель импульсов, формирующий на выходах Z1 и Z2 из каждых N входных импульсов (от ГТИ), в зависимости от задаваемого управляющим сигналом режима, одну из последовательностей импульсов, приведенных в таблице 1.

Генератор чисел должен обеспечивать:
- мощность, потребляемая от источника питания не превышающую 300 мВт. Напряжение источника питания +5V ± 10%;
-использование в составе схемы микросхем и вспомогательных электрорадиоэлементов (разъемов, резисторов, конденсаторов) в количестве, не превышающем 18 шт.
Электрическая схема должна обеспечивать конструктивное выполнение модуля в виде ТЭЗ, на который сигналы питания, сигналы синхронизации (С) и начального сброса (R), а также сигнал M, служащий для задания режима, поступают через разъем. Через этот же разъем осуществляется снятие выходных сигналов (Z1,Z2) с генератора чисел.
Максимальная длительность периода следования сигналов синхронизации (Т) равна 56 нс. Длительность сигналов синхронизации равна Т/2. В случае использования в качестве критерия оптимизации быстродействия, должно быть минимизировано значение Т, при котором схема сохраняет работоспособность. При расчете длительности сигналов считать минимальную задержку микросхем равной нулю. Длительность выходных сигналов Г.Ч. (t вых.) должна быть не меньше 5 нс.
Сигнал (R) имеет отрицательную полярность и длительность более Т и менее 1.5 Т. В результате воздействия сигнала (R) генератор чисел должен установиться в исходное состояние и сформировать на своих выходах первое число из заданной последовательности.
Входные сигналы режима работы могут менять свое значение только в момент установки в ноль сигнала (R).
Для обеспечения высокой помехоустойчивости генератора чисел на цепи питания должны быть установлены высокочастотные фильтрующие конденсаторы из расчета по одному на каждый корпус микросхемы. Кроме этого должен быть установлен один электролитический конденсатор.
Логический уровень входных и выходных сигналов Г. Ч. должен быть стандартным для ТТЛШ - микросхем.
Нагрузка по току со стороны Г. Ч. на источники входных сигналов не должна превышать IiH = 30 мкА, IiL = 1 мА, а нагрузочная способность по току выходов Г. Ч. должна быть не менее IoH=0.8мА, IoL=16 мА
Для построения схемы Г. Ч. допустимо использование только микросхем, принадлежащих к серии микросхем К1533.
В качестве критерия оптимизации выступает быстродействие схемы (при равенстве по этому критерию выбрать схему с минимальными аппаратными затратами).


1. Техническое задание…………………………………………………….……..2
2. Структура ГЧ, как «черного ящика»…………… ……………….……….…..3
3. Временная диаграмма работы ГЧ, как «черного ящика»…….……….….3
4. Методы и способы построения ГЧ. …..…………………….…………….….4
4.1. Генератор чисел на базе счетчика Джонсона………….……..……….…4
4.1.1. Варианты построения счетчика Джонсона и выбор оптимального
в соответствии с критерием оптимизации ………………….……..…………….….….4
4.1.2. Построение генератора чисел на базе счетчика Джонсона ……......9
4.2. Генератор чисел на базе двоичного счетчика ………………….....……….…13
4.2.1. Способы построение двоичного счетчика и выбор оптимального
в соответствии с критерием оптимизации ………………..……………………….….13
4.2.2. Построение генератора чисел на базе двоичного счетчика …….....19
4.3. Генератор чисел на базе кольцевого счетчика ……………………………….25
4.3.1. Варианты построение кольцевого счетчика и выбор оптимального
в соответствии с критерием оптимизации ……………..……………...………….….25
4.3.2. Построение генератора чисел на базе кольцевого счетчика ..….…35
4.4. Генератор чисел на базе сдвигового регистра …………….…………..……..41
4.5. Параллельный генератор чисел на базе триггеров ……….........…….…45
4.5.1. Параллельный генератор чисел на базе D – триггеров ..……....……45
4.5.2. Параллельный генератор чисел на базе JK – триггеров ..……......…49
5. Сравнительный анализ рассмотренных способов построения схемы
ГЧ. ……………………………………………………………………….………………………………..….51
6. Техническое описание генератора чисел. …...………………...…….……………52
7. Заключение. …...………….…...……………………………………………………………….…52
8. Список литературы …….….……………………………………………………………..……..52
9. Содержание. …….………………………………………...…………………………….….……..52
Приложение 1. Схема электрическая принципиальная с перечнем элементов………....53
Приложение 2. Модели и временные диаграммы.…….………………………….56
Приложение 3. Описание принципов работы и технические характеристики микросхем, использованных в принципиальной электрической схеме ГЧ и при выборе оптимального способа построения ГЧ……..96

Всего 137 страниц

Процесс покупки очень прост и состоит всего из пары действий:
1. После нажатия кнопки «Купить» вы перейдете на сайт платежной системы, где можете выбрать наиболее удобный для вас способ оплаты (банковские карты, электронные деньги, с баланса мобильного телефона, через банкоматы, терминалы, в салонах сотовой связи и множество других способов)
2. После успешной оплаты нажмите ссылку «Вернуться в магазин» и вы снова окажетесь на странице описания задачи, где вместо зеленой кнопки «Купить» будет синяя кнопка «Скачать»
3. Если вы оплатили, но по каким-то причинам не смогли скачать заказ (например, случайно закрылось окно), то просто сообщите нам на почту или в чате артикул задачи, способ и время оплаты и мы отправим вам файл.
Условия доставки:
Получение файла осуществляется самостоятельно по ссылке, которая генерируется после оплаты. В случае технических сбоев или ошибок мозно обратиться к администраторам в чате или на электронную почту и файл будет вам отправлен.
Условия отказа от заказа:
Отказаться возможно в случае несоответсвия поулченного файла его описанию на странице заказа.
Возврат денежных средств осуществляется администраторами сайта по заявке в чате или на электронной почте в течении суток.

Похожие задания:

Составить таблицу истинности для логического устройства. По таблице истинности представить логическую функцию устройства в совершенной дизъюнктивной нормальной форме (СДНФ).
Система управления и блокировки (СУБ) содержит четыре датчика (А0, А1, А2, А3) и три сигнальных элемента (F0, F1, F2). Сигнальный элемент F0 дает команду на включение исполнительного элемента (ВИЭ), сигнальный элемент F1 («Внимание») приводит в состояние «Готовность к включению» систему аварийной блокировки, сигнальный элемент F2 («Авария») включает систему аварийной блокировки. В условии ДЗ приводится логика работы СУБ (А0, А1, А2, А3 – входы, F0, F1, F2 - выходы).
Требуется:
1. Составить таблицу истинности (см. Примечание).
2. Записать Булеву функцию, используя СДНФ или СКНФ.
3. Минимизировать функцию, используя карты Карно или правила Булевой арифметики.
4. Составить схему, реализующую Булеву функцию, при этом обеспечить следующие временные приоритеты:
- сигнал «Авария» (F2) не может опережать сигнал «Внимание» (F1);
- сигнал «Авария» (F2) должен опережать сигнал «ВИЭ» (F0).
5. Оптимизировать схему, обеспечив минимальное количество корпусов микросхем и минимальное количество номиналов микросхем, сохраняя при этом временные приоритеты.
6. Выбрать из справочной литературы типы микросхем, составить принципиальную электрическую схему устройства. Справочные данные микросхем оформить в виде таблицы приложения.
7. Рассчитать время задержки включения исполнительного элемента и время задержки срабатывания системы аварийной блокировки.
8. Сделать выводы.
Вариант 8г

Вопрос 12
Определить ток нагрузки схемы токового зеркала. I0 = 76 мкА, β = 94
Ответ записать в мкА.

Вариант 9
Задача 51.
Составить схему шифратора для преобразования числа из восьмеричного кода в двоичный.
Усилитель постоянного тока (Курсовая работа)
ВАРИАНТ 11
Разработанный усилитель постоянного тока имеет следующие характеристики:
– входное напряжение источника питания – 220 В;
– частота источника питания – 50 Гц;
– диапазон изменения входного сигнала − 0..20 мВ;
– выходной сигнал – 1 В;
– частотный диапазон – 0…300 Гц;
– сопротивление нагрузки − 50 Ом;
– коэффициент усиления – 50
Вариант 28
С помощью интегральной схемы мультиплексора реализовать следующую логическую функцию:

Лабораторная работа № 6
ИССЛЕДОВАНИЕ РАБОТЫ АРИФМЕТИКО-ЛОГИЧЕСКОГО УСТРОЙСТВА

Цель работы: изучить работу 4-разрядного и 16-разрядного АЛУ.
Оборудование: Персональный компьютер, система схемотехнического моделирования CircuitMaker 2000.

ЛИНЕЙНЫЙ ОДНОКАСКАДНЫЙ УСИЛИТЕЛЬ СИГНАЛА ЗВУКОВОЙ ЧАСТОТЫ (Курсовая работа)
Построить временные диаграммы сигналов Q1, Q2, Q3 приведенной ниже схемы на D- триггерах для шести тактов при подаче на его вход двоичного кода 0101. Исходные состояния триггеров - нулевые
Вариант 2

Нарисовать используемое на схемах изображение D-триггера (2 балла)